放置固定結構件(1)各固定器件坐標、方向、1腳位置、頂底層放置與結構圖固定件完全一致,并將器件按照結構圖形對應放置。(2)當有如下列情形時,需將問題描述清楚并記錄到《項目設計溝通記錄》中,同時郵件通知客戶修改確認。結構圖形與部分管腳不能完全重合;結構圖形1腳標識與封裝1腳焊盤指示不符;結構圖形指示孔徑與封裝孔徑不符;文字描述、標注尺寸等和結構圖實際不一致;其他有疑問的地方。(3)安裝孔坐標、孔徑、頂底層與結構圖完全一致。(4)安裝孔、定位孔為NPTH且保留焊環時,焊環離孔距離8Mil以上,焊盤單邊比孔大33mil(5)固定結構件放置完畢后,對器件賦予不可移動屬性。(6)在孔符層進行尺寸標注,標...
電源電路放置優先處理開關電源模塊布局,并按器件資料要求設計。RLC放置(1)濾波電容放置濾波電容靠近管腳擺放(BGA、SOP、QFP等封裝的濾波電容放置),多與BGA電源或地的兩個管腳共用同一過孔。BGA封裝下放置濾波電容:BGA封裝過孔密集很難把所有濾波電容靠近管腳放置,優先把電源、地進行合并,且合并的管腳不能超過2個,充分利用空管腳,騰出空間,放置多的電容,可參考以下放置思路。1、1.0MM間距的BGA,濾波電容可換成圓焊盤或者8角焊盤:0402封裝的電容直接放在孔與孔之間;0603封裝的電容可以放在十字通道的中間;大于等于0805封裝的電容放在BGA四周。2、大于1.0間距的BGA,04...
布線,PCBLAYOUT在此階段的所有布線必須符合《PCBLayout業務資料及要求》、《PCBLayout工藝參數》、《PCB加工工藝要求說明書》對整板布線約束的要求。同時也應該符合客戶對過孔工藝、小線寬線距等的特殊要求,無法滿足時需和客戶客戶溝通并記錄到《設計中心溝通記錄》郵件通知客戶確認。布線的流程步驟如下:關鍵信號布線→整板布線→ICT測試點添加→電源、地處理→等長線處理→布線優化,關鍵信號布線關鍵信號布線的順序:射頻信號→中頻、低頻信號→時鐘信號→高速信號。關鍵信號的布線應該遵循如下基本原則:★優先選擇參考平面是地平面的信號層走線。★依照布局情況短布線。★走線間距單端線必須滿足3W以...
布線優化布線優化的步驟:連通性檢查→DRC檢查→STUB殘端走線及過孔檢查→跨分割走線檢查→走線串擾檢查→殘銅率檢查→走線角度檢查。(1)連通性檢查:整板連通性為100%,未連接網絡需確認并記錄《項目設計溝通記錄》中。(2)整板DRC檢查:對整板DRC進行檢查、修改、確認、記錄。(3)Stub殘端走線及過孔檢查:整板檢查Stub殘端走線及孤立過孔并刪除。(4)跨分割區域檢查:檢查所有分隔帶區域,并對在分隔帶上的阻抗線進行調整。(5)走線串擾檢查:所有相鄰層走線檢查并調整。(6)殘銅率檢查:對稱層需檢查殘銅率是否對稱并進行調整。(7)走線角度檢查:整板檢查直角、銳角走線。PCB布局設計中布線的設...
DDR的PCB布局、布線要求4、對于DDR的地址及控制信號,如果掛兩片DDR顆粒時拓撲建議采用對稱的Y型結構,分支端靠近信號的接收端,串聯電阻靠近驅動端放置(5mm以內),并聯電阻靠近接收端放置(5mm以內),布局布線要保證所有地址、控制信號拓撲結構的一致性及長度上的匹配。地址、控制、時鐘線(遠端分支結構)的等長范圍為≤200Mil。5、對于地址、控制信號的參考差分時鐘信號CK\CK#的拓撲結構,布局時串聯電阻靠近驅動端放置,并聯電阻靠近接收端放置,布線時要考慮差分線對內的平行布線及等長(≤5Mil)要求。6、DDR的IO供電電源是2.5V,對于控制芯片及DDR芯片,為每個IO2.5V電源管腳...
模塊劃分(1)布局格點設置為50Mil。(2)以主芯片為中心的劃分準則,把該芯片相關阻容等分立器件放在同一模塊中。(3)原理圖中單獨出現的分立器件,要放到對應芯片的模塊中,無法確認的,需要與客戶溝通,然后再放到對應的模塊中。(4)接口電路如有結構要求按結構要求,無結構要求則一般放置板邊。主芯片放置并扇出(1)設置默認線寬、間距和過孔:線寬:表層設置為5Mil;間距:通用線到線5Mil、線到孔(外焊盤)5Mil、線到焊盤5Mil、線到銅5Mil、孔到焊盤5Mil、孔到銅5Mil;過孔:選擇VIA8_F、VIA10_F、VIA10等;(2)格點設置為25Mil,將芯片按照中心抓取放在格點上。(3)...
電源模塊擺放電源模塊要遠離易受干擾的電路,如ADC、DAC、RF、時鐘等電路模塊,發熱量大的電源模塊,需要拉大與其它電路的距離,與其他模塊的器件保持3mm以上的距離。不同模塊的用法電源,靠近模塊擺放,負載為整板電源供電的模塊優先擺放在總電源輸入端。其它器件擺放(1)JTAG接口及外部接口芯片靠近板邊擺放,便于插拔,客戶有指定位置除外。(2)驅動電路靠近接口擺放。(3)測溫電路靠近發熱量大的電源模塊或功耗比較高的芯片擺放,擺放時確定正反面。(4)光耦、繼電器、隔離變壓器、共模電感等隔離器件的輸入輸出模塊分開擺放,隔離間距40Mil以上。(5)熱敏感元件(電解電容、晶振)遠離大功率的功能模塊、散熱...
整板布線,1)所有焊盤必須從中心出線,線路連接良好,(2)矩形焊盤出線與焊盤長邊成180度角或0度角出線,焊盤內部走線寬度必須小于焊盤寬度,BGA焊盤走線線寬不大于焊盤的1/2,走線方式,(3)所有拐角處45度走線,禁止出現銳角和直角走線,(4)走線到板邊的距離≥20Mil,距離參考平面的邊沿滿足3H原則,(5)電感、晶體、晶振所在器件面區域內不能有非地網絡外的走線和過孔。(6)光耦、變壓器、共模電感、繼電器等隔離器件本體投影區所有層禁止布線和鋪銅。(7)金屬殼體正下方器件面禁止有非地網絡過孔存在,非地網絡過孔距離殼體1mm以上。(8)不同地間或高低壓間需進行隔離。(9)差分線需嚴格按照工藝計...
SDRAM時鐘源同步和外同步1、源同步:是指時鐘與數據同時在兩個芯片之間間傳輸,不需要外部時鐘源來給SDRAM提供時鐘,CLK由SDRAM控制芯片(如CPU)輸出,數據總線、地址總線、控制總線信號由CLK來觸發和鎖存,CLK必須與數據總線、地址總線、控制總線信號滿足一定的時序匹配關系才能保證SDRAM正常工作,即CLK必須與數據總線、地址總線、控制總線信號在PCB上滿足一定的傳輸線長度匹配。2、外同步:由外部時鐘給系統提供參考時鐘,數據從發送到接收需要兩個時鐘,一個鎖存發送數據,一個鎖存接收數據,在一個時鐘周期內完成,對于SDRAM及其控制芯片,參考時鐘CLK1、CLK2由外部時鐘驅動產生,此...
等長線處理等長線處理的步驟:檢查規則設置→確定組內長線段→等長線處理→鎖定等長線。(1)檢查組內等長規則設置并確定組內基準線并鎖定。(2)單端蛇形線同網絡走線間距S≥3W,差分對蛇形線同網絡走線間距≥20Mil。(3)差分線對內等長優先在不匹配端做補償,其次在中間小凸起處理,且凸起高度<1倍差分對內間距,長度>3倍差分線寬,(4)差分線對內≤3.125G等長誤差≤5mil,>3.125G等長誤差≤2mil。(5)DDR同組等長:DATA≤800M按±25mil,DATA>800M按±5mil;ADDR按±100mil;DDR2的DQS和CLK按±500mil;QDR按±25mil;客戶有要求或...
等長線處理等長線處理的步驟:檢查規則設置→確定組內長線段→等長線處理→鎖定等長線。(1)檢查組內等長規則設置并確定組內基準線并鎖定。(2)單端蛇形線同網絡走線間距S≥3W,差分對蛇形線同網絡走線間距≥20Mil。(3)差分線對內等長優先在不匹配端做補償,其次在中間小凸起處理,且凸起高度<1倍差分對內間距,長度>3倍差分線寬,(4)差分線對內≤3.125G等長誤差≤5mil,>3.125G等長誤差≤2mil。(5)DDR同組等長:DATA≤800M按±25mil,DATA>800M按±5mil;ADDR按±100mil;DDR2的DQS和CLK按±500mil;QDR按±25mil;客戶有要求或...
電源模塊擺放電源模塊要遠離易受干擾的電路,如ADC、DAC、RF、時鐘等電路模塊,發熱量大的電源模塊,需要拉大與其它電路的距離,與其他模塊的器件保持3mm以上的距離。不同模塊的用法電源,靠近模塊擺放,負載為整板電源供電的模塊優先擺放在總電源輸入端。其它器件擺放(1)JTAG接口及外部接口芯片靠近板邊擺放,便于插拔,客戶有指定位置除外。(2)驅動電路靠近接口擺放。(3)測溫電路靠近發熱量大的電源模塊或功耗比較高的芯片擺放,擺放時確定正反面。(4)光耦、繼電器、隔離變壓器、共模電感等隔離器件的輸入輸出模塊分開擺放,隔離間距40Mil以上。(5)熱敏感元件(電解電容、晶振)遠離大功率的功能模塊、散熱...
DDR2模塊相對于DDR內存技術(有時稱為DDRI),DDRII內存可進行4bit預讀取。兩倍于標準DDR內存的2BIT預讀取,這就意味著,DDRII擁有兩倍于DDR的預讀系統命令數據的能力,因此,DDRII則簡單的獲得兩倍于DDR的完整的數據傳輸能力;DDR采用了支持2.5V電壓的SSTL-2電平標準,而DDRII采用了支持1.8V電壓的SSTL-18電平標準;DDR采用的是TSOP封裝,而DDRII采用的是FBGA封裝,相對于DDR,DDRII不僅獲得的更高的速度和更高的帶寬,而且在低功耗、低發熱量及電器穩定性方面有著更好的表現。DDRII內存技術比較大的突破點其實不在于用戶們所認為的兩倍...
ADC/DAC電路:(2)模擬地與數字地處理:大多數ADC、DAC往往依據數據手冊和提供的參考設計進行地分割處理,通常情況是將PCB地層分為模擬地AGND和數字地DGND,然后將二者單點連接,(3)模擬電源和數字電源當電源入口只有統一的數字地和數字電源時,在電源入口處通過將數字地加磁珠或電感,將數字地拆分成成模擬地;同樣在電源入口處將數字電源通過磁珠或電感拆分成模擬電源。負載端所有的數字電源都通過入口處數字電源生成、模擬電源都通過經過磁珠或電感隔離后的模擬電源生成。如果在電源入口處(外部提供的電源)既有模擬地又有數字地、既有模擬電源又有數字電源,板子上所有的數字電源都用入口處的數字電源生成、模...
DDR的PCB布局、布線要求4、對于DDR的地址及控制信號,如果掛兩片DDR顆粒時拓撲建議采用對稱的Y型結構,分支端靠近信號的接收端,串聯電阻靠近驅動端放置(5mm以內),并聯電阻靠近接收端放置(5mm以內),布局布線要保證所有地址、控制信號拓撲結構的一致性及長度上的匹配。地址、控制、時鐘線(遠端分支結構)的等長范圍為≤200Mil。5、對于地址、控制信號的參考差分時鐘信號CK\CK#的拓撲結構,布局時串聯電阻靠近驅動端放置,并聯電阻靠近接收端放置,布線時要考慮差分線對內的平行布線及等長(≤5Mil)要求。6、DDR的IO供電電源是2.5V,對于控制芯片及DDR芯片,為每個IO2.5V電源管腳...
工藝、層疊和阻抗信息確認(1)與客戶確認阻抗類型,常見阻抗類型如下:常規阻抗:單端50歐姆,差分100歐姆。特殊阻抗:射頻線單端50歐姆、75歐姆隔層參考,USB接口差分90歐姆,RS485串口差分120歐姆。(2)傳遞《PCBLayout業務資料及要求》中的工藝要求、層疊排布信息和阻抗要求至工藝工程師,由工藝工程師生成《PCB加工工藝要求說明書》,基于以下幾點進行說明:信號層夾在電源層和地層之間時,信號層靠近地層。差分間距≤2倍線寬。相鄰信號層間距拉大。阻抗線所在的層號。(3)檢查《PCB加工工藝要求說明書》信息是否有遺漏,錯誤,核對無誤后再與客戶進行確認。布線優化的工藝技巧有哪些?黃岡定制...
通過規范PCBLayout服務操作要求,提升PCBLayout服務質量和保證交期的目的。適用范圍適用于我司PCBLayout業務。文件維護部門設計部。定義與縮略語(1)PCBLayout:利用EDA軟件將邏輯原理圖設計為印制電路板圖的全過程。(2)PCB:印刷電路板。(3)理圖:一般由原理圖設計工具繪制,表達硬件電路中各種器件之間的連接關系的圖。(4)網表:一般由原理圖設計工具自動生成的,表達元器件電氣連接關系的文本文件,一般包含元器件封裝,網絡列表和屬性定義等部分。(5)布局:PCB設計過程中,按照設計要求、結構圖和原理圖,把元器件放置到板上的過程。(6)布線:PCB設計過程中,按照設計要求...
通過規范PCBLayout服務操作要求,提升PCBLayout服務質量和保證交期的目的。適用范圍適用于我司PCBLayout業務。文件維護部門設計部。定義與縮略語(1)PCBLayout:利用EDA軟件將邏輯原理圖設計為印制電路板圖的全過程。(2)PCB:印刷電路板。(3)理圖:一般由原理圖設計工具繪制,表達硬件電路中各種器件之間的連接關系的圖。(4)網表:一般由原理圖設計工具自動生成的,表達元器件電氣連接關系的文本文件,一般包含元器件封裝,網絡列表和屬性定義等部分。(5)布局:PCB設計過程中,按照設計要求、結構圖和原理圖,把元器件放置到板上的過程。(6)布線:PCB設計過程中,按照設計要求...
DDR2模塊相對于DDR內存技術(有時稱為DDRI),DDRII內存可進行4bit預讀取。兩倍于標準DDR內存的2BIT預讀取,這就意味著,DDRII擁有兩倍于DDR的預讀系統命令數據的能力,因此,DDRII則簡單的獲得兩倍于DDR的完整的數據傳輸能力;DDR采用了支持2.5V電壓的SSTL-2電平標準,而DDRII采用了支持1.8V電壓的SSTL-18電平標準;DDR采用的是TSOP封裝,而DDRII采用的是FBGA封裝,相對于DDR,DDRII不僅獲得的更高的速度和更高的帶寬,而且在低功耗、低發熱量及電器穩定性方面有著更好的表現。DDRII內存技術比較大的突破點其實不在于用戶們所認為的兩倍...
SDRAM模塊SDRAM介紹:SDRAM是SynchronousDynamicRandomAccessMemory(同步動態隨機存儲器)的簡稱,是使用很的一種存儲器,一般應用在200MHz以下,常用在33MHz、90MHz、100MHz、125MHz、133MHz等。其中同步是指時鐘頻率與SDRAM控制器如CPU前端其時鐘頻率與CPU前端總線的系統時鐘頻率相同,并且內部命令的發送和數據的傳輸都以它為準;動態是指存儲陣列需要不斷刷新來保證數據不丟失;隨機是指數據不是線性一次存儲,而是自由指定地址進行數據的讀寫。為了配合SDRAM控制芯片的總線位寬,必須配合適當數量的SDRAM芯片顆粒,如32位的...
添加特殊字符(1)靠近器件管腳擺放網絡名,擺放要求同器件字符,(2)板名、版本絲印:放置在PCB的元件面,水平放置,比元件位號絲印大(常規絲印字符寬度10Mil,高度80Mil);扣板正反面都需要有板名絲印,方便識別。添加特殊絲印(1)條碼:條碼位置應靠近PCB板名版本號,且長邊必須與傳送方向平行,區域內不能有焊盤直徑大于0.5mm的導通孔,如有導通孔則必須用綠油覆蓋。條碼位置必須符合以下要求,否則無法噴碼或貼標簽。1、預留區域為涂滿油墨的絲印區。2、尺寸為22.5mmX6.5mm。3、絲印區外20mm范圍內不能有高度超過25mm的元器件。2)其他絲印:所有射頻PCB建議添加標準“RF”的絲印...
DDR與SDRAM信號的不同之處,1、DDR的數據信號與地址\控制信號是參考不同的時鐘信號,數據信號參考DQS選通信號,地址\控制信號參考CK\CK#差分時鐘信號;而SDRAM信號的數據、地址、控制信號是參考同一個時鐘信號。2、數據信號參考的時鐘信號即DQS信號是上升沿和下降沿都有效,即DQS信號的上升沿和下降沿都可以觸發和鎖存數據,而SDRAM的時鐘信號只有在上升沿有效,相對而言DDR的數據速率翻倍。3、DDR的數據信號通常分成幾組,如每8位數據信號加一位選通信號DQS組成一組,同一組的數據信號參考相同組里的選通信號。4、為DDRSDRAM接口同步工作示意圖,數據信號與選通信號分成多組,同組...
ADC和DAC是數字信號和模擬信號的接口,在通信領域,射頻信號轉換為中頻信號,中頻信號經過ADC轉換成數字信號,經過數字算法處理后,再送入DAC轉換成中頻,再進行了變頻為射頻信號發射出去。(1)ADC和DAC的PCBLAYOUT1、布局原則:優先兼顧ADC、DAC前端模擬電路,嚴格按照原理圖電路順序呈一字型對ADC、DAC前端模擬電路布局。2、ADC、DAC本身通道要分開,不同通道的ADC、DAC也要分開。3、ADC、DAC前端模擬電路放置在模擬區,ADC、DAC數字輸出電路放置在數字區,因此,ADC、DAC器件實際上跨區放置,一般在A/D之間將模擬地和數字地相連或加磁珠處理。4、如果有多路模...
電源電路放置優先處理開關電源模塊布局,并按器件資料要求設計。RLC放置(1)濾波電容放置濾波電容靠近管腳擺放(BGA、SOP、QFP等封裝的濾波電容放置),多與BGA電源或地的兩個管腳共用同一過孔。BGA封裝下放置濾波電容:BGA封裝過孔密集很難把所有濾波電容靠近管腳放置,優先把電源、地進行合并,且合并的管腳不能超過2個,充分利用空管腳,騰出空間,放置多的電容,可參考以下放置思路。1、1.0MM間距的BGA,濾波電容可換成圓焊盤或者8角焊盤:0402封裝的電容直接放在孔與孔之間;0603封裝的電容可以放在十字通道的中間;大于等于0805封裝的電容放在BGA四周。2、大于1.0間距的BGA,04...
射頻、中頻電路(2)屏蔽腔的設計1、應把不同模塊的射頻單元用腔體隔離,特別是敏感電路和強烈輻射源之間,在大功率多級放大器中,也應保證級與級之間隔開。2、印刷電路板的腔體應做開窗處理、方便焊接屏蔽殼。3、在屏蔽腔體上設計兩排開窗過孔屏,過孔應相互錯開,同排過孔間距為150Mil。4、在腔體的拐角處應設計3mm的金屬化固定孔,保證其固定屏蔽殼。5、腔體的周邊為密封的,一般接口的線要引入腔體里采用帶狀線的結構;而腔體內部不同模塊之間可以采用微帶線的結構,這樣內部的屏蔽腔采用開槽處理,開槽的寬度一般為3mm、微帶線走在中間。6、屏蔽罩設計實例PCB設計工藝上的注意事項是什么?襄陽高速PCB設計怎么樣...
整體布局整體布局子流程:接口模塊擺放→中心芯片模塊擺放→電源模塊擺放→其它器件擺放◆接口模塊擺放接口模塊主要包括:常見接口模塊、電源接口模塊、射頻接口模塊、板間連接器模塊等。(1)常見接口模塊:常用外設接口有:USB、HDMI、RJ45、VGA、RS485、RS232等。按照信號流向將各接口模塊電路靠近其所對應的接口擺放,采用“先防護后濾波”的思路擺放接口保護器件,常用接口模塊參考5典型電路設計指導。(2)電源接口模塊:根據信號流向依次擺放保險絲、穩壓器件和濾波器件,按照附表4-8,留足夠的空間以滿足載流要求。高低電壓區域要留有足夠間距,參考附表4-8。(3)射頻接口模塊:靠近射頻接口擺放,留...
布局整體思路(1)整板器件布局整齊、緊湊;滿足“信號流向順暢,布線短”的原則;(2)不同類型的電路模塊分開擺放,相對、互不干擾;(3)相同模塊采用復制的方式相同布局;(4)預留器件扇出、通流能力、走線通道所需空間;(5)器件間距滿足《PCBLayout工藝參數》的參數要求;(6)當密集擺放時,小距離需大于《PCBLayout工藝參數》中的小器件間距要求;當與客戶的要求時,以客戶為準,并記錄到《項目設計溝通記錄》。(7)器件擺放完成后,逐條核實《PCBLayout業務資料及要求》中的布局要求,以確保布局滿足客戶要求。射頻、中頻電路的基本概念是什么?十堰打造PCB設計布局調整器件字符的方法還有:“...
DDR的PCB布局、布線要求1、DDR數據信號線的拓撲結構,在布局時保證緊湊的布局,即控制器與DDR芯片緊湊布局,需要注意DDR數據信號是雙向的,串聯端接電阻放在中間可以同時兼顧數據讀/寫時良好的信號完整性。2、對于DDR信號數據信號DQ是參考選通信號DQS的,數據信號與選通信號是分組的;如8位數據DQ信號+1位數據掩碼DM信號+1位數據選通DQS信號組成一組,如是32位數據信號將分成4組,如是64位數據信號將分成8組,每組里面的所有信號在布局布線時要保持拓撲結構的一致性和長度上匹配,這樣才能保證良好的信號完整性和時序匹配關系,要保證過孔數目相同。數據線同組(DQS、DM、DQ[7:0])組內...
SDRAM各管腳功能說明:1、CLK是由系統時鐘驅動的,SDRAM所有的輸入信號都是在CLK的上升沿采樣,CLK還用于觸發內部計數器和輸出寄存器;2、CKE為時鐘使能信號,高電平時時鐘有效,低電平時時鐘無效,CKE為低電平時SDRAM處于預充電斷電模式和自刷新模式。此時包括CLK在內的所有輸入Buffer都被禁用,以降低功耗,CKE可以直接接高電平。3、CS#為片選信號,低電平有效,當CS#為高時器件內部所有的命令信號都被屏蔽,同時,CS#也是命令信號的一部分。4、RAS#、CAS#、WE#分別為行選擇、列選擇、寫使能信號,低電平有效,這三個信號與CS#一起組合定義輸入的命令。5、DQML,D...
生成Gerber文件(1)生成Gerber文件:根據各EDA軟件操作,生成Gerber文件。(2)檢查Gerber文件:檢查Gerber文件步驟:種類→數量→格式→時間。Gerber文件種類及數量:各層線路、絲印層、阻焊層、鋼網層、鉆孔表、IPC網表必須齊全且不能重復。盲埋孔板或背鉆板輸出的鉆孔文件個數與孔的類型有關,有多少種盲埋孔或背鉆孔,就會對應有多少個鉆孔文件,要注意核實確認。Gerber文件格式:Mentor、Allegro、AD、Pads依據各EDA設計軟件操作手冊生成。所有Gerber文件生成時間要求保持在連續5分鐘以內。 IPC網表自檢將Gerber文件導入CAM350軟件進行I...