溫始地送風(fēng)風(fēng)盤(pán) —— 革新家居空氣享受的藝術(shù)品
溫始·未來(lái)生活新定義 —— 智能調(diào)濕新風(fēng)機(jī)
秋季舒適室內(nèi)感,五恒系統(tǒng)如何做到?
大眾對(duì)五恒系統(tǒng)的常見(jiàn)問(wèn)題解答?
五恒空調(diào)系統(tǒng)基本概要
如何締造一個(gè)舒適的室內(nèi)生態(tài)氣候系統(tǒng)
舒適室內(nèi)環(huán)境除濕的意義
暖通發(fā)展至今,怎樣選擇當(dāng)下產(chǎn)品
怎樣的空調(diào)系統(tǒng)ZUi值得你的選擇?
五恒系統(tǒng)下的門(mén)窗藝術(shù):打造高效節(jié)能與舒適并存的居住空間
重復(fù)以上步驟,分別對(duì)Meml?Mem4分配模型并建立總線時(shí)序關(guān)系,置完其中一個(gè),單擊0K按鈕并在彈出窗口單擊Copy按鈕,將會(huì)同時(shí)更新其他Memory 模塊。
3.分配互連模型有3種方法可設(shè)置互連部分的模型:第1種是將已有的SPICE電路模型或S參數(shù)模型分配給相應(yīng)模塊;第2種是根據(jù)疊層信息生成傳輸線模型;第3種是將互連模塊與印制電路板或封裝板關(guān)聯(lián),利用模型提取工具按需提取互連模型。對(duì)前兩種方法大家比較熟悉,這里以第3種方法為例介紹其使用過(guò)程。 DDR3內(nèi)存的一致性測(cè)試是否需要長(zhǎng)時(shí)間運(yùn)行?黑龍江DDR3測(cè)試故障
DDR4: DDR4釆用POD12接口,I/O 口工作電壓為1.2V;時(shí)鐘信號(hào)頻率為800?1600MHz; 數(shù)據(jù)信號(hào)速率為1600?3200Mbps;數(shù)據(jù)命令和控制信號(hào)速率為800?1600Mbps。DDR4的時(shí) 鐘、地址、命令和控制信號(hào)使用Fly-by拓?fù)渥呔€;數(shù)據(jù)和選通信號(hào)依舊使用點(diǎn)對(duì)點(diǎn)或樹(shù)形拓 撲,并支持動(dòng)態(tài)ODT功能;也支持Write Leveling功能。
綜上所述,DDR1和DDR2的數(shù)據(jù)和地址等信號(hào)都釆用對(duì)稱的樹(shù)形拓?fù)洌籇DR3和DDR4的數(shù)據(jù)信號(hào)也延用點(diǎn)對(duì)點(diǎn)或樹(shù)形拓?fù)洹I?jí)到DDR2后,為了改進(jìn)信號(hào)質(zhì)量,在芯片內(nèi)為所有數(shù)據(jù)和選通信號(hào)設(shè)計(jì)了片上終端電阻ODT(OnDieTermination),并為優(yōu)化時(shí)序提供了差分的選通信號(hào)。DDR3速率更快,時(shí)序裕量更小,選通信號(hào)只釆用差分信號(hào)。 天津DDR3測(cè)試USB測(cè)試什么是DDR3內(nèi)存的一致性問(wèn)題?
至此,DDR3控制器端各信號(hào)間的總線關(guān)系創(chuàng)建完畢。單擊OK按鈕,在彈出的提示窗 口中選擇Copy,這會(huì)將以上總線設(shè)置信息作為SystemSI能識(shí)別的注釋,連同原始IBIS文件 保存為一個(gè)新的IBIS文件。如果不希望生成新的IBIS文件,則也可以選擇Updateo
設(shè)置合適的 OnDie Parasitics 和 Package Parasiticso 在本例中。nDie Parasitics 選擇 None, Package Parasitics使用Pin RLC封裝模型。單擊OK按鈕保存并退出控制器端的設(shè)置。
On-Die Parasitics在仿真非理想電源地時(shí)影響很大,特別是On-Die Capacitor,需要根據(jù) 實(shí)際情況正確設(shè)定。因?yàn)閷?shí)際的IBIS模型和模板自帶的IBIS模型管腳不同,所以退出控制器 設(shè)置窗口后,Controller和PCB模塊間的連接線會(huì)顯示紅叉,表明這兩個(gè)模塊間連接有問(wèn)題, 暫時(shí)不管,等所有模型設(shè)置完成后再重新連接。
創(chuàng)建工程啟動(dòng)SystemSI工具,單擊左側(cè)Workflow下的LoadaNew/ExistingWorkspace菜單項(xiàng),在彈出的WorkspaceFile對(duì)話框中選擇Createanewworkspace,單擊OK按鈕。在彈出的SelectModule對(duì)話框中選擇ParallelBusAnalysis模塊,單擊OK按鈕。選擇合適的License后彈出NewWorkspace對(duì)話框在NewWorkspace對(duì)話框中選擇Createbytemplate單選框,選擇個(gè)模板addr_bus_sparam_4mem,設(shè)置好新建Workspace的路徑和名字,單擊0K按鈕。如圖4-36所示,左側(cè)是Workflow,右側(cè)是主工作區(qū)。
分配舊IS模型并定義總線左側(cè)Workflow提示第2步為AssignIBISModels,先給內(nèi)存控制器和SDRAM芯片分配實(shí)際的IBIS模型。雙擊Controller模塊,在工作區(qū)下方彈出Property界面,左側(cè)為Block之間的連接信息,右側(cè)是模型設(shè)置。單擊右下角的LoadIBIS...按鈕,彈出LoadIBIS對(duì)話框。 DDR3一致性測(cè)試是否可以檢測(cè)出硬件故障?
高速DDRx總線系統(tǒng)設(shè)計(jì)
首先簡(jiǎn)要介紹DDRx的發(fā)展歷程,通過(guò)幾代DDR的性能及信號(hào)完整性相關(guān)參數(shù)的 對(duì)比,使我們對(duì)DDRx總線有了比較所有的認(rèn)識(shí)。隨后介紹DDRx接口使用的SSTL電平, 以及新一代DDR4使用的POD電平,這能幫助我們?cè)诮窈蟮脑O(shè)計(jì)中更好地理解端接匹配、拓 撲等相關(guān)問(wèn)題。接下來(lái)回顧一下源同步時(shí)鐘系統(tǒng),并推導(dǎo)源同步時(shí)鐘系統(tǒng)的時(shí)序計(jì)算方法。 結(jié)果使用Cadence的系統(tǒng)仿真工具SystemSI,通過(guò)實(shí)例進(jìn)行DDRx的信號(hào)完整性仿真和時(shí)序 分析。 如果DDR3一致性測(cè)試失敗,是否需要更換整組內(nèi)存模塊?校準(zhǔn)DDR3測(cè)試PCI-E測(cè)試
DDR3一致性測(cè)試是否包括高負(fù)載或長(zhǎng)時(shí)間運(yùn)行測(cè)試?黑龍江DDR3測(cè)試故障
常見(jiàn)的信號(hào)質(zhì)量包括閾值電平、Overshoot、Undershoot、Slew Rate> tDVAC等,DDRx 信號(hào)質(zhì)量的每個(gè)參數(shù)JEDEC都給出了明確的規(guī)范。比如DDR3要求Overshoot和Undershoot 分別為0.4V,也就是說(shuō)信號(hào)幅值P?P值應(yīng)該在-0.4-1.9V,但在實(shí)際應(yīng)用中由于不適合信號(hào) 端接使DDR信號(hào)質(zhì)量變差,通過(guò)仿真就可以找出合適端接,使信號(hào)質(zhì)量滿足JEDEC規(guī)范。 下面以DDR3 1066Mbps信號(hào)為例,通過(guò)一個(gè)實(shí)際案例說(shuō)明DDR3信號(hào)質(zhì)量仿真。
在本案例中客戶反映實(shí)測(cè)CLK信號(hào)質(zhì)量不好。CLK信號(hào)從CUP (U100)出來(lái)經(jīng)過(guò)4片 DDR3 (U101、U102、U103、U104),在靠近控制芯片接收端顆粒(近的顆粒)的信號(hào)很 差,系統(tǒng)工作不到DDR3 1066Mbpso在對(duì)時(shí)鐘信號(hào)做了終端上拉匹配后,可以正常工作。 黑龍江DDR3測(cè)試故障