DDR 規范的 DC 和 AC 特性
眾所周知,對于任何一種接口規范的設計,首先要搞清楚系統中傳輸的是什么樣的信號,也就是驅動器能發出什么樣的信號,接收器能接受和判別什么樣的信號,用術語講,就是信號的DC和AC特性要求。
在DDR規范文件JEDEC79R的TABLE6:ELECTRICALCHARACTERISTICSANDDOOPERATINGCONDITIONS」中對DDR的DC有明確要求:VCC=+2.5v+0.2V,Vref=+1.25V+0.05VVTT=Vref+0.04V.
在我們的實際設計中,除了要精確設計供電電源模塊之外,還需要對整個電源系統進行PI仿真,而這是高速系統設計中另一個需要考慮的問題,在這里我們先不討論它,暫時認為系統能夠提供穩定的供電電源。 DDR3內存的一致性測試包括哪些內容?信息化DDR3測試執行標準
"DDRx"是一個通用的術語,用于表示多種類型的動態隨機存取存儲器(DRAM)標準,包括DDR2、DDR3和DDR4等。這里的"x"可以是任意一個數字,了不同的DDR代數。每一代的DDR標準在速度、帶寬、電氣特性等方面都有所不同,以適應不斷增長的計算需求和技術發展。下面是一些常見的DDR標準:DDR2:DDR2是第二代DDR技術,相比于DDR,它具有更高的頻率和帶寬,以及更低的功耗。DDR2還引入了一些新的技術和功能,如多通道架構和前瞻性預充電(prefetch)。DDR3:DDR3是第三代DDR技術,進一步提高了頻率和帶寬,并降低了功耗。DDR3內存模塊具有更高的密度和容量,可以支持更多的內存。DDR4:DDR4是第四代DDR技術,具有更高的頻率和帶寬,較低的電壓和更高的密度。DDR4內存模塊相對于之前的DDR3模塊來說,能夠提供更大的容量和更高的性能。每一代的DDR標準都會有自己的規范和時序要求,以確保DDR內存模塊的正常工作和兼容性。DDR技術在計算機系統、服務器、嵌入式設備等領域廣泛應用,能夠提供快速和高效的數據訪問和處理能力。江蘇DDR3測試系列是否可以使用可編程讀寫狀態寄存器(SPD)來執行DDR3一致性測試?
單擊NetCouplingSummary,出現耦合總結表格,包括網絡序號、網絡名稱、比較大干擾源網絡、比較大耦合系數、比較大耦合系數所占走線長度百分比、耦合系數大于0.05的走線 長度百分比、耦合系數為0.01?0.05的走線長度百分比、總耦合參考值。
單擊Impedance Plot (Collapsed),查看所有網絡的走線阻抗彩圖。注意,在彩圖 上方有一排工具欄,通過下拉按鈕可以選擇查看不同的網絡組,選擇不同的接收端器件,選 擇查看單端線還是差分線。雙擊Plot±的任何線段,對應的走線會以之前定義的顏色(白色) 在Layout窗口中高亮顯示。
還可以給這個Bus設置一個容易區分的名字,例如把這個Byte改為ByteO,這樣就把 DQ0-DQ7, DM和DQS, DQS與Clock的總線關系設置好了。
重復以上操作,依次創建:DQ8?DQ15、DM1信號;DQS1/NDQS1選通和時鐘 CK/NCK的第2個字節Bytel,包括DQ16?DQ23、DM2信號;DQS2/NDQS2選通和時鐘 CK/NCK的第3個字節Byte2,包括DQ24?DQ31、DM3信號;DQS3/NDQS3選通和時鐘 CK/NCK的第4個字節Byte3。
開始創建地址、命令和控制信號,以及時鐘信號的時序關系。因為沒有多個Rank, 所以本例將把地址命令信號和控制信號合并仿真分析。操作和步驟2大同小異,首先新建一 個Bus,在Signal Names下選中所有的地址、命令和控制信號,在Timing Ref下選中CK/NCK (注意,不要與一列的Clock混淆,Clock列只對應Strobe信號),在Bus Type下拉框中 選擇AddCmd,在Edge Type下拉框中選擇RiseEdge,將Bus Gro叩的名字改為AddCmdo。 什么是DDR3內存的一致性問題?
在接下來的Setup NG Wizard窗口中選擇要參與仿真的信號網絡,為這些信號網絡分組并定義單個或者多個網絡組。選擇網絡DDR1_DMO.3、DDR1_DQO.31、DDR1_DQSO.3、 DDRl_NDQS0-3,并用鼠標右鍵單擊Assign interface菜單項,定義接口名稱為Data,
設置完成后,岀現Setup NG wizard: NG pre-view page窗口,顯示網絡組的信息,如圖 1-137所示。單擊Finish按鈕,網絡組設置完成。
單擊設置走線檢查參數(Setup Trace Check Parameters),在彈出的窗口中做以下設 置:勾選阻抗和耦合系數檢查兩個選項;設置走線耦合百分比為1%,上升時間為lOOps;選 擇對網絡組做走線檢查(Check by NetGroup);設置交互高亮顯示顏色為白色。 DDR3一致性測試是否可以檢測出硬件故障?HDMI測試DDR3測試保養
DDR3一致性測試期間是否會對數據完整性產生影響?信息化DDR3測試執行標準
單擊View Topology按鈕進入SigXplorer拓撲編輯環境,可以按前面161節反射 中的實驗所學習的操作去編輯拓撲進行分析。也可以單擊Waveforms..按鈕去直接進行反射和 串擾的布線后仿真。
在提取出來的拓撲中,設置Controller的輸出激勵為Pulse,然后在菜單Analyze- Preferences..界面中設置Pulse頻率等參數,
單擊OK按鈕退出參數設置窗口,單擊工具欄中的Signal Simulate進行仿真分析,
在波形顯示界面里,只打開器件U104 (近端顆粒)管腳上的差分波形進行查看, 可以看到,差分時鐘波形邊沿正常,有一些反射。
原始設計沒有接終端的電阻端接。在電路拓撲中將終端匹配的上拉電阻電容等電路 刪除,再次仿真,只打開器件U104 (近端顆粒)管腳上的差分波形進行查看,可以看到, 時鐘信號完全不能工作。 信息化DDR3測試執行標準